Index: emu/tim.c
===================================================================
--- emu/tim.c	(revision 9e0cd12edc14538a2d9b9041dd45ca742d5617a9)
+++ emu/tim.c	(revision 40b2112f950ce38dbe25f417ce7e748f5295e292)
@@ -25,5 +25,5 @@
 
 #define REG_CRX 0
-#define REG_CR2 1
+#define REG_CR2_SR 1
 #define REG_T1H	2
 #define REG_T1L 3
@@ -95,5 +95,5 @@
 
 	switch (off) {
-	case REG_CR2:
+	case REG_CR2_SR:
 		rv |= (uint32_t)timers[0].irq << 0;
 		rv |= (uint32_t)timers[1].irq << 1;
@@ -159,5 +159,5 @@
 		break;
 
-	case REG_CR2:
+	case REG_CR2_SR:
 		wr_cr1 = (val & 0x01) != 0;
 		timers[1].irq_e = (val & 0x40) != 0;
